skip to main | skip to sidebar

2008年11月17日 星期一

1bit gate_level 比較器




張貼者: 胤登 於 凌晨3:20

沒有留言:

張貼留言

較新的文章 較舊的文章 首頁
訂閱: 張貼留言 (Atom)

大葉大學資工系趙胤登

網誌存檔

  • ►  2009 (2)
    • ►  10月 (2)
  • ▼  2008 (9)
    • ▼  11月 (5)
      • hazard 危障與修改危障 的比較
      • 延遲5個時間單位和10個時間單位的xor比較
      • 1bit gate_level 比較器
      • 2bit比較器 behavior , RTL 和 gate_level
      • 加分考
    • ►  10月 (3)
    • ►  9月 (1)

關於我自己

我的相片
胤登
檢視我的完整簡介